Modelagem e implementação de métodos em hardware para teste numérico da conjectura de Collatz
PDF

Palavras-chave

Collatz
Alto-desempenho
FPGA.

Como Citar

MACHADO, Gabriel Bonani; FIORAVANTI, Andre Ricardo. Modelagem e implementação de métodos em hardware para teste numérico da conjectura de Collatz. Revista dos Trabalhos de Iniciação Científica da UNICAMP, Campinas, SP, n. 26, 2019. DOI: 10.20396/revpibic262018475. Disponível em: https://econtents.sbu.unicamp.br/eventos/index.php/pibic/article/view/475. Acesso em: 19 mar. 2026.

Resumo

O presente trabalho de iniciação científica propõe a modelagem e implementação de um Hardware especificamente projetado para realizar testes numéricos da conjectura de Collatz (também conhecido como problema 3x+1). Com os dados que serão apresentados no decorrer deste trabalho tenta-se justificar e exemplificar a melhora significativa de performance na execução dos testes quando comparado a soluções desenvolvidas unicamente em Software, executados em computador de propósitos gerais.

PDF
Creative Commons License
Este trabalho está licenciado sob uma licença Creative Commons Attribution 4.0 International License.

Copyright (c) 2019 Gabriel Bonani Machado, Andre Ricardo Fioravanti